一萬億個晶體管的處理器來!Intel重大決定:密度再翻10倍 兩步實現


是的,一萬億個晶體管的單芯片要來。目前,單個封裝可以放入1千億個晶體管。而Intel決定,把晶體管密度再翻10倍,達到萬億級。近日,Intel中國研究院院長宋繼強在接受采訪時稱,從2023年到2030年,晶體管密度要在8年時間裡翻10倍,即實現2的3次方的提升。

盡管這個目標相當激進,但Intel依然有信心實現。宋繼強表示,要達到單個封裝中集成一萬億個晶體管的目標,主要是兩方面。

一方面,要繼續依靠晶體管微縮,例如用厚度僅僅3個原子的超薄2D材料做更高效的GAA的晶體管。另一方面,還需要依賴3D封裝技術,能夠進一步提升整個設備中的晶體管總量

按照規劃,Intel4(即7納米)工藝預計年底就會進入試產階段,未來將用於第14代的Meteor Lake處理器

2023下半年,將邁入Intel3(3納米)制程技術,預計第一批產品會在2024上半年登場。

Intel創始人之一戈登摩爾曾提出摩爾定律,其核心內容為:集成電路上可以容納的晶體管數目在大約每經過18個月到24個月便會增加一倍。

換言之,處理器的性能大約每兩年翻一倍,同時價格下降為之前的一半。

近年來,對於摩爾定律”可行性的爭論在半導體業界時有發生,但由此來看,Intel仍是摩爾定律的堅定支持者。


相關推薦

2024-03-29

在之前的演講介紹中,臺積電曾多次談到萬億晶體管的路線圖。今天,在IEEE網站上,發表一篇署名為《HowWe’llReacha1TrillionTransistorGPU》的文章,講述臺積電是如何達成萬億晶體管芯片的目標。值得一提的是,本文署名作者MARK LIU

2022-09-28

個晶體管開始,到這個十年結束時實現在單個封裝中加入一萬億個晶體管,”基辛格說,“我們正在按計劃推進。”英偉達拋棄摩爾定律相比之下,英偉達最新的處理器由臺積電生產,後者目前擁有最先進的半導體制造技術,是

2024-03-30

睹半導體晶體管數量的急劇增加,到本十年末有可能突破一萬億個大關。當半導體專傢們討論未來的進展時,GPU中的晶體管數量是一個令人感興趣的話題,因為它們是半導體性能和效率的重要決定因素。臺積電等公司對半導體集

2022-10-01

個晶體管開始,到這個十年結束時實現在單個封裝中加入一萬億個晶體管。”基辛格直言,摩爾定律至少在未來的十年裡依然有效。到底要拯救,還是顛覆“摩爾定律”?半導體產業作為數字經濟的基石,也是一個國傢的綜合科

2022-09-16

果在其發佈會上並沒有給予很多的筆墨。蘋果的A16擁有160億個晶體管,內含6個 CPU核、5個GPU核,16個Neural Engine,采用LPDDR5X存儲器,帶寬增加 50%,蘋果雖未提及與上一代A15 Bionic的對比,但指出A16 Bionic比對手快40%。字面上我們解

2024-03-14

訓練工作流程並提高開發人員的工作效率。在 CS-3 上訓練一萬億參數模型就像在 GPU 上訓練十億參數模型一樣簡單。CS-3專為滿足企業和超大規模需求而打造。緊湊的四系統配置可以在一天內微調 70B 模型,而使用 2048 個系統進行

2024-03-14

方厘米。它是目前最大GPU面積的56倍。據悉,該款芯片將4萬億個晶體管組織在90萬個核心中。該芯片針對人工智能訓練的工作負載進行優化。Cerebras公司聲稱,配備2048個WSE-3芯片的服務器集群可以在一天內訓練出市場上最先進的

2022-08-29

l現在站出來表示摩爾定律沒死,2030年芯片密度就提升到1萬億晶體管,是目前的10倍。在上周的Hotchips 2022會議上,Intel CEO基辛格做主題演講,他提到先進封裝技術將推動摩爾定律發展,將發展出System on Package,簡稱SOP,芯片制造

2024-04-18

B/s(3500TB/s),芯片間通信帶寬達5TB/s,可以每秒處理超過380萬億次的8位突觸運算、超過240萬億次的神經元運算。Hala Point在主流AI工作負載上的計算效率非常出色,比如運行傳統深度神經網絡時,每秒可完成多達2萬萬億次運算(20PFlo

2023-12-25

明顯放緩的節奏,但到2030年,英特爾還能夠制造出擁有1萬億個晶體管的芯片,而目前單個封裝最大芯片上約有1000億個晶體管。

2022-08-24

一次就點亮成功!性能方面,INT8整數計算2048 Tops(每秒2048萬億次)、BF16浮點計算1024 TFlops(每秒1024萬億次)、TF32+浮點計算512 TFlops(每秒512萬億次)、FP32雙精度浮點256 TFlops(每秒256萬億次)。此外,它的外部IO帶寬達2.3TB/s,支持64路編碼

2023-01-16

AMD稱之為下一代數據中心APU。它采用13個Chiplet,共有1460億個晶體管,MI300可以說是AMD迄今為止最大的芯片。該芯片的計算部分由九個5nm小芯片組成,它們包含CPU或GPU內核,但AMD沒有詳細說明每個小芯片的使用數量。這九個裸片被

2023-04-06

,以前代號為“Ponte Vecchio”的英特爾 Max 系列 GPU將 1000 億個晶體管和 47 個區塊打包到五個工藝節點上。除此之外,它們還包括兩項封裝創新,即 EMIB 2.5D  和 Foveros 3D 技術,以及將模塊堆疊在一起以獲得更高的處理器密度。

2022-09-14

料,英偉達RTX40系列AdaLovelace旗艦GPU(AD102)將配備多達750億個晶體管——達到上一代RTX30系列Ampere旗艦GPU(GA102)的2.65倍。雖然AD102GPU的實際尺寸仍有待揭曉,但與同樣采用臺積電4N工藝節點的HopperH100數據中心芯片(800億個晶體